单选题

每条指令都采用标准字长、执行时间短,便于指令的流水线优化的微处理器属于()

A冯•诺依曼结构架构类型

B哈佛结构架构类型

CRISC架构类型

DCISC架构类型

正确答案

来源:www.examk.com

答案解析

相似试题
  • 假定某计算机所有指令都可用两个总线周期完成,一个总线周期用来取指令,另一个总线周期用来存取数据。总线周期为250ns,因而,每条指令的执行时间为500ns。若该计算机中配置的磁盘上每个磁道有16个512字节的扇区,磁盘旋转一圈的时间是8.192ms,则采用周期挪用法进行DMA传送时,总线宽度为8位和16位的情况下该计算机指令执行速度分别降低了百分之几?

    简答题查看答案

  • 使用指令流水线技术使得每条指令的执行时间大大减少,提高了性能。

    判断题查看答案

  • 每条语句都使程序执行一个相应的动作。它被直接翻译成一条计算机可执行的指令。

    判断题查看答案

  • 每条语句都使程序执行一个相应的动作。它被直接翻译成一条计算机可执行的指令。

    判断题查看答案

  • 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。

    简答题查看答案

  • 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。

    简答题查看答案

  • 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。

    简答题查看答案

  • 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。

    简答题查看答案

  • 假定某计算机字长16位,CPU内部结构如图所示,CPU和存储器之间采用同步方式通信,按字编址。采用定长指令字格式,指令由两个字组成,第一个字指明操作码和寻址方式,第二个字包含立即数Imm16。若一次存储访问所花时间为2个CPU时钟周期,每次存储访问存取一个字,取指令阶段第二次访存将Imm16取到MDR中,请写出下列指令在指令执行阶段的控制信号序列,并说明需要几个时钟周期。

    简答题查看答案