图是一个自循环移位寄存器逻辑图,触发器初始状态为100,在CP端连续输入6个时钟脉冲,用表格形式列出在6个时钟脉冲作用下3个触发器的状态变化。
简答题查看答案
定时器/计数器测量某正单脉冲的宽度,采用何种方式可得到最大量程?若时钟频率为6MHz,求允许测量的最大脉冲宽度是多少?
简答题查看答案
如果选用8253产生同步发送时钟,若CPU的时钟脉冲频率为10MHz,而8253的计数值为1000,则可以支持()Bd的码元传输速率。
单选题查看答案
将定时器T1设置为外部事件计数器,要求每计500个脉冲,T1转为定时方式,在P1.2输出一个脉宽10ms的正脉冲。设系统时钟频率为12MHz。
简答题查看答案
在触发器中引入时钟脉冲信号一是为了有利于多个触发器同步,二是为了提高其抗干扰能力。
判断题查看答案
某J-K触发器,每来一个时钟脉冲就翻转一次,则其J、K端的状态应为()。
单选题查看答案
一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲后的值是()
单选题查看答案
一个四位二进制的加法计数器,由0000状态开始,经过28个时钟脉冲后,此计数器的状态为()。
单选题查看答案
同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。
判断题查看答案