简答题

假设在8253-5定时器/计数器的CLK0端输入的时钟频率为1MHz,GATE0接+5V,设8253-5端口地址为88H、8AH、8CH、8EH,要求在OUT0端输出重复周期为4ms的方波,试编程实现上述要求。

正确答案

答案解析

相似试题
  • 8253—5每个计数器对CLK的计数是递减的。

    判断题查看答案

  • 8253-5工作于方式0当将计数值写入初值计数器后,是在下一个CLK脉冲的()时装入计数执行单元CE中。再从下一个CLK脉冲的()开始,CE减1计数。

    填空题查看答案

  • 8253—5工作于方式2时,当计数值为N+l时输出一个CLK周期负脉冲。

    判断题查看答案

  • 8253—5作于方式3时,若计数值为奇时,则正脉冲宽度为()个CLK个脉冲,负脉冲宽度为()个CLK个脉冲。

    填空题查看答案

  • 8253—5作于方式3时,若计数值为偶数时正脉冲宽度为()个CLK脉冲宽度,负脉冲宽度为()个CLK脉冲。

    填空题查看答案

  • 8253—5工作于方式0时,在计数过程中,又写入新的16位计数值,则在下一个CLK下降沿开始按新的计数值计数。

    判断题查看答案

  • 8253-5工作于方式2时,若计数值为N时,每输入N个CLK脉冲,则输出()

    单选题查看答案

  • 8253—5作于方式3时,若计数初值为奇数时。每来一个CLK脉冲,CR内容()后装入CE,每来一个CLK脉冲。CE内容()计数,直到为零时,再经过一个CLK脉冲后变为低电平。

    填空题查看答案

  • 用8253-5通道1作为DRAM刷新定时器,动态存储器要求在2ms内对全部128行存储单元刷新一遍,假定计数用的时钟频率为2MHz,问该通道应工作在什么方式?请写出控制字和计数值(用16进制数表示)。

    简答题查看答案