单选题

8086/8088CPU与慢速的存储器或I/O接口之间为了使速度能匹配,有时需要在()状态之间插入若干个等待周期Tw。

AT1和T2

BT2和T3

CT3和T4

D随机

正确答案

来源:www.examk.com

答案解析

相似试题
  • 8086/8088CPU与慢速存储器或I/O接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。

    单选题查看答案

  • 在8086/8088CPU中,每个总线周期通常由什么状态组成?但在存储器或I/O端口工作速度低的情况下,CPU自动插入什么状态?

    简答题查看答案

  • 8086/8088 CPU使用的存储器为什么要分段?怎么分段?

    简答题查看答案

  • 8086/8088CPU使用的存储器为什么要分段?怎么分段?

    简答题查看答案

  • 8086/8088CPU工作在最小方式对存储器进行写操作有关的控制信号()

    多选题查看答案

  • 8086/8088CPU对存储器的读写时序各包含几个状态?其中,CPU在哪个状态完成读写操作?

    简答题查看答案

  • 8086/8088 CPU寻址存储器时,什么是物理地址?逻辑地址?它们之间有何关系?

    简答题查看答案

  • 8086/8088CPU工作在最小模式时:当CPU访问存储器时,要利用哪些信号?当CPU访问外设接口时,要利用哪些信号?

    简答题查看答案

  • 8086/8088CPU中,EU与BIU各自的功能是什么?如何协同工作?

    简答题查看答案