题干本题共包含 2 个小题

设数据总线上接有A、B、C、D四个寄存器,要求选用合适的74系列芯片,完成下列逻辑设计:

简答题1

设计一个电路,在同一时间实现D→A、D→B和D→C寄存器间的传送。

正确答案

由T打开三态门将D寄存器中的内容送至总线bus,由cp脉冲同时将总线上的数据打入到A、B、C寄存器中。T和cp的时间关系如图所示。

答案解析

简答题2

设计一个电路,实现下列操作: T0时刻完成D→总线; T1时刻完成总线→A; T2时刻完成A→总线; T3时刻完成总线→B。

正确答案

三态门1受T0+T1控制,以确保T0时刻D→总线,以及T1时刻总线→接收门1→A。三态门2受T2+T3控制,以确保T2时刻A→总线,以及T3时刻总线→接收门2→B。T0、T1、T2、T3波形图如图所示。

答案解析

相似试题
  • 如图所示总线结构的原理图,4个寄存器A,B,C和D,其控制字CON=()

    单选题查看答案

  • 已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其他几个寄存器。各部分之间的连线表示数据通路,箭头表示信息传递方向。试完成以下工作:①写出图中四个寄存器A、B、C、D的名称和作用;②简述完成指令ADDY的数据通路(Y为存储单元地址,本指令功能为(AC)+(Y)→(AC)。

    简答题查看答案

  • 设A、B、C、D四个消息分別以概率1/4、1/8、1/8、1/2传送,信源的平均信息量为()bit。

    单选题查看答案

  • 设数据结构D-S可以用二元组表示为D-S=(D,S),r∈S,其中:   D={A,B,C,D},  r={〈A,B〉,〈A,C〉,〈B,D〉},则数据结构D-S是:()

    单选题查看答案

  • 用产生式系统来描述一个具体问题。设字符转换问题规则如下:1.A∧B→C;2.A∧C→D;3.B∧C→G;4.B∧E→F;5.D→E;已知:A,B求:F。设综合数据库用集合{x}表示,其中x为字符。采用顺序排队的控制策略。初始状态{A,B}。下列结束条件正确的是()

    单选题查看答案

  • 用产生式系统来描述一个具体问题。设字符转换问题规则如下:1.A∧B→C;2.A∧C→D;3.B∧C→G;4.B∧E→F;5.D→E;已知:A,B求:F。设综合数据库用集合{x}表示,其中x为字符。采用顺序排队的控制策略。初始状态{A,B}。为了得到F,最后执行的被触发规则是()

    单选题查看答案

  • 设a,b,c,d 均为16位数据常数,依次为DW伪指令定义为A,B,C,D变量,将常数35赋值给变量F,要求完成[(a+b–c)/8]×35+d算式的运算,将结果按低16位、高16位顺序送E,E+2字存储单元中,编写完成上述算式运算、存储结果返回DOS状态的程序。

    简答题查看答案