试用计数器74161和数据选择器74151设计一个01100011的序列信号发生器。
简答题查看答案
试用74LS190异步置数功能构成一个七进制计数器。
简答题查看答案
试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。
简答题查看答案
集成十进制计数器74LS160逻辑符号如图,Q3为最高位,Q0为最低位。试用两片74LS160构成100进制计数器,在已有的符号图上画出电路连线图。(74LS160功能表如下图所示)。
简答题查看答案
十进制计数器,除了采用8421编码或5421编码形式外,也可采用2421码、余3码和格雷码等其它形式的编码。
判断题查看答案
基于原理图输入方式,用D触发器构成按循环码(000->001->011->111->101->100->000)规律工作的六进制同步计数器。
简答题查看答案
试用JK触发器设计一个同步五进制加法计数器,要求电路能够自启动。
简答题查看答案
4个触发器可以构成()位二进制计数器。
单选题查看答案
利用一个74LS90可以构成一个十二进制的计数器。
判断题查看答案