集成十进制计数器74LS160逻辑符号如图,Q3为最高位,Q0为最低位。试用两片74LS160构成100进制计数器,在已有的符号图上画出电路连线图。(74LS160功能表如下图所示)。
简答题查看答案
下图所示电路是用CB7520和同步十六进制计数器74LS161组成的波形发生器电路。已知CB7520的VREF=-10V,试画出输出电压vO的波形,并标出波形图上各点电压的幅度。
简答题查看答案
用计数器74LS160芯片和与非门接成计数长度为41的计数器,采用同步级联,异步清零端设计。
简答题查看答案
设计一个带计数使能、同步复位、带进位输出的增1二十进制计数器,计数结果由共阴极七段数码管显示。
简答题查看答案
试用74161构成九进制计数器。(可采用异步清零法或同步预置数法)
简答题查看答案
试用JK触发器设计一个同步五进制加法计数器,要求电路能够自启动。
简答题查看答案
用集成的4位二进制同步加法计数器和与非门可以实现任何计数容量小于16的计数器。
判断题查看答案
基于原理图输入方式,用D触发器构成按循环码(000->001->011->111->101->100->000)规律工作的六进制同步计数器。
简答题查看答案
用两片3线-8线译码器加上少量的与非门可以实现任意的四变量函数。
判断题查看答案