集成十进制计数器74LS160逻辑符号如图,Q3为最高位,Q0为最低位。试用两片74LS160构成100进制计数器,在已有的符号图上画出电路连线图。(74LS160功能表如下图所示)。
简答题查看答案
下图所示电路是用CB7520和同步十六进制计数器74LS161组成的波形发生器电路。已知CB7520的VREF=-10V,试画出输出电压vO的波形,并标出波形图上各点电压的幅度。
简答题查看答案
试用下降沿JK触发器设计一个递增同步六进制计数器。要求计数器的状态转换代码具有相邻性(相邻两组代码中只有一位代码不同),且代码不包含全0和全1的码组。根据题意列出电路的状态转移真值表和卡诺图;写出状态方程、驱动方程,输出方程,检查启动特性。
简答题查看答案
利用集成计数器芯片的预置数功能可获得任意进制的计数器。
判断题查看答案
利用集成计数器芯片的预置数功能可获得任意进制的计数器。
判断题查看答案
试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。
简答题查看答案
试用JK触发器设计一个同步五进制加法计数器,要求电路能够自启动。
简答题查看答案
用集成的4位二进制同步加法计数器和与非门可以实现任何计数容量小于16的计数器。
判断题查看答案
画出用两片同步十进制计数器74160接成同步三十一进制计数器的接线图。可以附加必要的门电路。
简答题查看答案